# Univerzitet u Kragujevcu Fakultet inženjerskih nauka



# Seminarski rad Osnove računarske tehnike 2

# Tema: Simulacija parkinga na Spartan 3E FPGA ploči

Studenti:
Vukašin Paunović 552/2015
Kosta Erić 561/2015

Predmetni profesor: Aleksandar Peulić

# SADRŽAJ

| 1. UVOD                                                      | 2  |
|--------------------------------------------------------------|----|
| 2. ARHITEKTURA                                               | 4  |
| 2.1. IZVORI NAPAJANJA                                        | 5  |
| 2.2. MEMORIJA                                                | 6  |
| 2.3. ULAZNI/IZLAZNI UREĐAJI (LED diode, prekidači i tasteri) | 7  |
| 2.4. SEDMO-SEGMENTNI DISPLEJ                                 | 8  |
| 2.5. VGA PORT                                                | 10 |
| 2.6. USB PORT                                                | 11 |
| 2.7. CLOCK                                                   | 11 |
| 3. PROJEKTNI ZADATAK                                         | 12 |
| 4. REALIZACIJA PROJEKTNOG ZADATKA                            | 12 |
| 5. ZAKLJUČAK                                                 | 18 |
| 6. LITERATURA                                                | 19 |

## 1. UVOD

2

Spartan 3 generacija FPGA ploča nudi izbor od pet platformi, gde svaka omogućava jedinstven balans programabilne logike i načina povezivanja za programiranje jednostavnih aplikacija.

- **Spartan-3A-DSP**-(DSP optimizovan) idealan je za kreiranje jednostavnih aplikacija za obradu signala, kao što su vojni radio, nadzorne kamere, i razne primene u medicini,
- **Spartan-3AN**-najvise se koristi za sigurnosne aplikacije i ima veliku primenu u ugrađenim sistemima,
- **Spartan-3A**-optimizovan za ulazne i izlazne uređaje, koristi se za aplikacije koje se baziraju na radu sa memorijom i koje zahtevaju spektar razlicitih pristupa,
- **Spartan-3**E-logički optimizovan-koristi se za integrisanje logičkih kola, kontrolu ugrađenih sistema,
- Spartan-3-koristi se za visoko integrisane aplikacije za procesovanje podataka.

Spartan 3E familija FPGA ploča je zasnovana na strukturi uređaja ranije Spartan 3 familije, kojoj je značajnim poboljšanjima na polju ulazne i izlazne logike, smanjena cena po ulaznoj ćeliji. Nove karakteristike su unapredile performanse sistema i smanjile cenu konfiguracije. Ovakva Spartan 3E FPGA poboljšanja u kombinaciji sa 90 nanometarskom procesnom tehnologijom su omogućile bolju funkcionalnost, postavljajući nove standarde u proizvodnji programabilne logike.

Zbog niskih cena, Spartan-3E FPGA uređaji su idealni za programiranje širokog spektra korisničkih elektronskih aplikacija uz sam pristup ploči. Mogu da se koriste za povezivanje na internet, projektovanje kao i dodatak digitalne televizije.

### Glavne karakteristike Spartan 3E familije FPGA uređaja:

- Niska cena, visoko-performansna rešenja za korisničke aplikacije.
- Pouzdana 90 nanometarska procesna tehnologija.
- Više-voltni, standardni SelectIO interfejs za pinove.
  - Do 376 I/O pinova, odnosno 156 različitih signalnih parova.
- LVCMOS, LVTTL, HSTL i SSTL jednosmerni signalni standardi..
- 3.3V, 2.5V, 1.8V,1.5V i 1.2V signalni opseg
- Poboljšana Double Data Rate (DDR) podrška / DDR SDRAM podržava brzinu do 333 Mb/s.
- Efikasni multiplekseri i unapređena logika .
- IEEE JTAG port za debagovanje.
- Hijerarhijska arhitektura RAM memorije.
  - Do 648 Kbita brzih RAM blokova
  - Do 231 Kbita efikasne RAM memorije
- Do 8 digitalnih clock menadžera (DCM)
  - Sinteza frekvencije, množenje, deljenje
  - Fazno šiftovanje visoke rezolucije
  - Širok spektar frekvencije (od 5 Mhz do 300 Mhz)
- 8 globalnih CLOCK-ova plus 8 dodatnih na svakoj polovini uređaja
- Prostorno jeftin SPI serijski Flash Prom
- Kompletan Xilinx ISE i WebPack softver za potpunu manipulaciju nad uređajima ove vrste.

| Device    | System<br>Gates | Equivalent<br>Logic Cells | CLB Array<br>(One CLB = Four Slices) |         |               | Distributed     | Block<br>RAM            | Dedicated           | DCMs        | Maximum | Maximum<br>Differential |           |
|-----------|-----------------|---------------------------|--------------------------------------|---------|---------------|-----------------|-------------------------|---------------------|-------------|---------|-------------------------|-----------|
|           |                 |                           | Rows                                 | Columns | Total<br>CLBs | Total<br>Slices | RAM bits <sup>(1)</sup> | bits <sup>(1)</sup> | Multipliers | DCIVIS  | User I/O                | I/O Pairs |
| XC3S100E  | 100K            | 2,160                     | 22                                   | 16      | 240           | 960             | 15K                     | 72K                 | 4           | 2       | 108                     | 40        |
| XC3S250E  | 250K            | 5,508                     | 34                                   | 26      | 612           | 2,448           | 38K                     | 216K                | 12          | 4       | 172                     | 68        |
| XC3S500E  | 500K            | 10,476                    | 46                                   | 34      | 1,164         | 4,656           | 73K                     | 360K                | 20          | 4       | 232                     | 92        |
| XC3S1200E | 1200K           | 19,512                    | 60                                   | 46      | 2,168         | 8,672           | 136K                    | 504K                | 28          | 8       | 304                     | 124       |
| XC3S1600E | 1600K           | 33,192                    | 76                                   | 58      | 3,688         | 14,752          | 231K                    | 648K                | 36          | 8       | 376                     | 156       |

Tabela 1: Prikaz svih uređaja i njihovih karakteristika Spartan 3E familije

2. ARHITEKTURA 4

Nexys 2 (*Slika 1*) je kompletna, funkcionalna i veoma efikasna razvojna platforma zasnovana na Xilinx Spartan 3E FPGA porodici uređaja. Omogućava razvijanje raznovrsnih dizajnova digitalnih sistema, i što je veoma bitno, za to joj nisu potrebne nikakve dodatne komponente. Glavne karatkeristike ove ploče su:

- Xilinx Spartan 3E FPGA 500k gate procesor
- 16 MB brze PSDRAM memorije
- 16 MB Intel Flash ROM memorije
- Razvija se pomoću Xilinx ISE/Web Pack softvera
- 50 Mhz oscilator, plus postolje za sekundarni oscilator
- Svi ulazno/izlazni (I/O) signali su zaštićeni od kratkog spoja i omogućavaju dugotrajnu funkcionalnost u bilo kom okruženju
- USB 2.0 port može da se koristi kao izvor napajanja ploče, za konfiguraciju uređaja i veoma brzu razmenu podataka
- 8 LED dioda
- 4 1-cifarna sedmo-segmentna displeja
- 4 tastera
- 8 prekidača
- Ukupno 60 I/O konektora za razne dodatne komponente (brzi Hirose FX2 konektor sa 43 signala i 4 2x6 Pmod konektora, VGA konektor, RS232, PS/2 port)



Slika 1: Prikaz Nexys 2 FPGA ploče

Izvori napajanja Nexys 2 ploče (*Tabela 2*) koji se povezuju na ulazne konektore namenjene za napajanje ploče, mogu da budu USB kabl, 2.1 milimetarski zidni priključak ili baterija. "Power select" blok (*Slika 2*) na samoj ploči odredjuje koja će vrsta napajanja biti omogućena. Električno kolo za USB je pod naponom samo kada je USB kabl prključen, čim se USB kabl otkači, kolo ostaje bez napona.



Slika 2: "Power select" blok

| Nexys2 Power Supplies |              |                |  |  |  |  |
|-----------------------|--------------|----------------|--|--|--|--|
| Supply                | Device       | Amps (max/typ) |  |  |  |  |
| 3.3V main             | IC6: LTC1765 | 3A/100mA       |  |  |  |  |
| 2.5V FPGA             | IC7: LTC3417 | 1.4A/50mA      |  |  |  |  |
| 1.2V FPGA             | IC7: LTC3417 | 1.4A/200mA     |  |  |  |  |
| 1.8V SRAM             | IC8: LTC1844 | 150mA/90mA     |  |  |  |  |
| 3.3V USB              | IC5: LTC1844 | 150mA/60mA     |  |  |  |  |

Tabela 2: Izvori napajanja za Nexys 2 ploču

Konektor za izvor napajanja koristi 3.3 voltni regulator koji obezbeđuje struju za kompletnu ploču. Neki uređaji zahtevaju 2.5V, 1.8V, i 1.2V preko osnovna 3.3V, i takva dodatna napajanja su omogućena kreiranjem regulatora koji dovode svoje napajanje na glavno napajanje od 3.3V. Ovi regulatori ne samo da efikasno koriste snagu USB-a, već i omogućavaju da se Nexys 2 ploča pokreće samo preko baterija i to na duži vremenski period.

#### 2.2. MEMORIJA

Nexys 2 platforma ima eksterne RAM i ROM uređaje. Eksterni RAM je 128 Mbitni Micron Cellular pseudo-static DRAM uređaj organizovan kao 8 Mbajta x 16 bitova. Može da se pokreće kao tipični asinhroni SRAM sa ciklusima upisivanja i čitanja podataka reda 70 nano-sekundi, ili kao sinhrona memorija sa 80 Mhz adresnom magistalom. Kada se koristi kao asinhroni SRAM, Cellular RAM automatski osvežava svoje unutrašnje DRAM nizove memorije, omogućavajući pojednostavljen dizajn memorije na FPGA platformi. Kada se koristi kao sinhroni SRAM, moguće je razmenjivanje podataka maksimalne brzine od 80 Mhz.

Eksterni ROM je 128Mbitni Intel StrataFlash uređaj, organizovan kao 8 Mbajta x 16 bitova. Sadrži 128 blokova koji mogu pojedinačno da se brišu, a podržava i 110 nano-sekundni ciklus čitanja podataka, sa 25 nano-sekundnim modom čitanja u okviru blokova. Ima interni 32- bajtni bafer koji može da se upisuje maksimalnom brzinom od 70 nano-sekundi po ciklusu, a može biti pretvoren i u Flash niz.

Oba uređaja (Slika 3) podržavaju 16- bitnu magistralu podataka i 24- bitnu adresnu magistralu.



Slika 3: Prikaz RAM i ROM memorije

# 2.3. ULAZNI/IZLAZNI UREĐAJI (LED diode, prekidači i tasteri)

Na Nexys 2 ploči se nalaze 4 tastera, 8 LED dioda i 8 prekidača.

Taster (*Slika 4*) funkcioniše tako što je u normalnom stanju neaktivan, a sve vreme dok je pod pritiskom poprima stanje jedinice. Međutim, zbog mehaničke implementacije, moguće je da taster prilikom prelaska sa logičke nule na logičku jedinicu, i obrnuto (pritiskom i puštanjem tastera), generiše nestabilan signal koji može negativno da utiče na izvršavanje programa. Debaunsiranje tastera je jedan od načina prevazilaženja ovog problema.



Slika 4: Prikaz 4 tastera na Nexys 2 ploči

Prekidači (*Slika 5*) su uređaji koji generišu konstantan signal. Signal ima vrednost logičke jedinice kada je prekidač pomeren na gore (slide up), a vrednost logičke nule kada je u normalnom položaju.



Slika 5: Prikaz 8 (slide) prekidača i 8 LED dioda

Osam LED dioda (*Slika 5*) su na ploči postavljene kao izlazne komponente. Anode LED dioda su povezane sa FPGA preko otpornika od 390 Ohm-a, tako da će izlaz diode da postane logička jedinica sa oko 3-4 mA struje. Deveta LED dioda prikazuje kada je ploča upaljena, dok deseta dioda označava FPGA status programiranja. Diode 4-7 su dodeljene različitim pinovima kako bi se razlikovale među verzijama ploča (500 i 1200).

#### 2.4. SEDMO-SEGMENTNI DISPLEJ

Nexys 2 ploča sadrži četiri 1-cifarna uobičajena sedmo-segmentna LED displeja. Svaki od 4 displeja je sastavljen od 7 segmenata poređanih kao na *Slici* 6, gde svaki segment predstavlja jednu LED diodu. Svaka od tih dioda može samostalno da se pali i gasi, tako da je moguće predstaviti svih 128 kombinacija na displeju, gde su određene diode upaljene i svetle, dok su sve ostale ugašene. Od svih 128 kombinacija, najčešće korišćene su one koje imaju veze sa predstavom decimalnih brojeva.



Slika 6: Prikaz šeme segmentnih displeja

Anode povezane na 7 LED dioda, su spojene u jednu "zajedničku anodu", dok su katode LED dioda odvojene. Signal zajedničke anode je sastavljen od 4 ulazna signala, gde svaki signal pali posebni segmentni displej. Katode na svakom od tih segmenata su spojene u kolo čvorova, označenih kao CA do CG (*Slika 7*). Signali ovih sedam katoda su omogućeni kao ulazi za svaki od 4 displeja. Ovakva šema povezanih signala pravi multipleksirani displej, gde su signali katoda zajednički za sve displeje ali mogu da se pale samo na jednom displeju i to na onom čija je anoda aktivna.



Slika 7: Prikaz rasporeda katoda na svakom displeju

Kako bi bilo omogućeno da više od jednog displeja bude upaljeno u istom trenutku, potrebno je podesiti frekvenciju osvežavanja svakog displeja tako da se osvežavanje odvija dovoljno velikom brzinom da ljudsko oko nema utisak da displeji rade naizmenično, već konstantno. Potrebna je frekvencija od 1Khz do 60Hz, gde bi se displeji naizmenično osvežavali na svakih 1-16 milisekundi (*Slika 8*).



Slika 8: Naizmenično paljenje segmentnih displeja

#### 2.5. VGA PORT

Nexys 2 ploča koristi 10 FPGA signala za kreiranje VGA porta (*Slika 9*) sa 8-bitnim kolor i dva standardna sinhronizujuća signala (HS – Horizontalno sinhronizovanje, i VS – Vertikalno sinhronizovanje). Kolor signali koriste kola razdelnika otpora koja rade zajedno sa 75-Ohm-nim otpornikom VGA displeja za kreiranje osmosignalnih nivoa na crvenim i zelenim VGA signalima, i četiri na plavim (ljudsko oko je manje osetljivo na plave nivoe). Ovo kolo, pokazano na *Slici 9*, proizvodi video kolor signale koji postupaju u jednakim inkrementovanjima između 0V (isključeno) i 0.7V (uključeno). Koristeći ovo kolo, 256 različitih boja može biti prikazano, jedan za svaki pojedinačni 8-bitni obrazac. Kolo video kontrolera mora biti kreirano u FPGA da bi pokretalo sinhronizaciju i kolor signale sa tačnim tajmingom da bi proizveo displej sistem koji radi.



Slika 9: Prikaz VGA Porta

#### 2.6. USB PORT

Nexys 2 uključuje i brzi USB 2.0 port (*Slika 10*) baziran na Cypress CY7C68013A USB kontroleru. USB port se može koristiti za programiranje na ploči Xilinx uređaja, za izvođenje korisnik-podatak transfera brzine do 38Mbyte/sec, i za obezbeđivanje napona na ploči. Programiranje je postignuto sa Digilentovim besplatnim Adept Suite softverom. Transferi korisničkih podataka mogu takođe biti postignuti korišćenjem Adept softvera, ili bilo koji drugi softver može biti napisan korišćenjem Digilentovih javnih aplikativnih programskih interfejsa (API) da se ostvari Nexys 2 USB konekcija. Informacije za korišćenje Adepta i/ili javnih API za transfer podataka se mogu naći na Digilentovom vebsajtu.



Slika 10: USB Port

USB port može takođe da obezbedi napon na Nexys2 ploči ako je džamper za selektovanje napona postavljen na "USB". Kada je prvi put konektovana na USB host, Nexys2 ploča zahteva 500mA, i tada aktivira swich tranzistor da konektuje USB naponski kabl na glavni naponski ulaz.

#### 2.7. CLOCK

Nexys 2 ploča uključuje i 50Mhz oscilator (*Slika 11*) i postolje za drugi oscilator. Clock signali oscilatora konektuju se na globalne clock ulazne pinove na FPGA tako da oni mogu pokrenuti sinhronizujuće blokove na FPGA. Clock sinhronizatori obezbeđuju clock menadžment mogućnosti koje uključuju dupliranje i kvadriranje ulazne frekvencije, deljenje ulazne frekvencije sa bilo kojim višestrukim intedžerima, i precizno definisanje veza faza i kašnjenja između različitih clock signala.



Slika 11: Prikaz Clock-a na Nexys 2 platformi

### 3. PROJEKTNI ZADATAK

Ideja za projektni zadatak je realna simulacija broja slobodnih parking mesta na nekom parkingu, gde bi za simulaciju koristili tastere. Nakon svakog ulaska (izlaska) određenog broja vozila na (sa) parkinga, broj slobodnih mesta bi se inkrementovao (dekrementovao) korišćenjem dva različita tastera, a pritiskom na neki treći taster vraćao na početni broj slobodnih mesta (ukoliko je parking prazan). Ukoliko je parking pun, na displeju bi se ispisivala neka reč koja bi označavala da na parkingu više nema slobodnih mesta. Prilikom dekrementovanja i inkrementovanja treba postaviti granice tako da se ne može otići ispod odnosno iznad njih.

#### 4. REALIZACIJA PROJEKTNOG ZADATKA

Ideja za realizaciju nam je prvobitno bila da se samo korišćenjem različitih tastera tj. button-a resetuje ili inkrementira ili dekrementira broj parking mesta, u zavisnosti od toga šta je potrebno. Međutim zbog sintakse always petlje i if-else slučajeva to nikako nije bilo moguće uraditi, jer sensitivity lista u always petlji u Xilinx ISE Design Suite 14.7 ne radi kako smo očekivali za više od 2 uslova, tj. parametra, pa smo projekat realizovali korišćenjem dva prekidača "SW0", "SW1" koja su povezana na pinove, redom, G18 i H18 i jednog tastera "BTN2" koji je na Nexys 2 ploči povezan na pin E18. Prekidači su u stanju logičke nule kada su u normalnom položaju (iskljčeni su), dok u podignutom položaju (slide up) poprimaju stanje logičke jedinice i u tom stanju se nalaze sve dok se ne vrate u prvobitni položaj. Tasteri u normalnom položaju imaju stanje logičke 0, dok prilikom pritiska tastera, oni poprimaju stanje logičke jedinice i ostajaju u tom stanju sve dok je pritisak na njima. Za ispisivanje trenutnog broja slobodnih parking mesta koristili smo 4 sedmo-segmentna displeja, koji se nalaze na ploči. Segmenti (a-pin L18, b-pin F18, c-pin D17, d-pin D16, e-pin G14, f-pin J17, g-pin H14 i decimalna tačka dp-pin C17) se pale, kao što je opisano u arhitekturi, kada su u stanju logičke nule, a isključeni su u stanju logičke jedinice i to im je "normalan položaj". Za paljenje sedmo-segmentnih displeja ponaosob koriste se tranzistori koji dozvoljavaju da se segmenti na displeju uključe. Ti tranzistori (AN0pin F17, AN1-pin H17, AN2-pin C18, AN3-pin F15) se takođe uključuju kada su u stanju logičke nule a isključeni su u stanju logičke jedinice. Na osnovu svega prethodnog, projekat smo realizovali na način opisan u daljem tekstu.

```
assign an = an temp;
reg [6:0] sseg temp;
always @ (*)
begin
 case (sseg)
  4'd0 : sseg temp = 7'b1000000; // 0
  4'd1 : sseg temp = 7'b1111001; // 1
  4'd2 : sseg temp = 7'b0100100; // 2
  4'd3 : sseg temp = 7'b0110000; // 3
  4'd4 : sseg temp = 7'b0011001; // 4
  4'd5 : sseq temp = 7'b0010010; // 5
  4'd6 : sseg temp = 7'b0000010; // 6
  4'd7 : sseg temp = 7'b1111000; // 7
  4'd8 : sseg temp = 7'b00000000; // 8
  4'd9 : sseg temp = 7'b0010000; // 9
  4'd90 : sseg temp = 7'b0001110; // F
  4'd91 : sseg temp = 7'b1000001; // U
  4'd92 : sseg temp = 7'b1000111; // L
  default : sseg temp = 7'b1000000; // 0
  endcase
end
assign {g, f, e, d, c, b, a} = sseg temp;
assign dp = 1'b1; // Ne koristimo decimale pa nam ni tacka/e nisu potrebne
endmodule
```

Slika 12: Uključivanje segmenata na sedmo-segmentnom dipleju

14

Dovođenjem prvog prekidača "SW0" u stanje logičke jedinice, u kombinaciji sa pritiskom tastera "BTN2", broj na displeju se dekrementuje za jedan, i time smo izvršili realnu simulaciju dolaska automobila na parking, tako da broj na displeju pokazuje trenutni broj slobodnih parking mesta.

```
else if (bl & b2)begin
85
    if(first==4'd0 & second==4'd0)begin
          first<=4'd0;
86
          second<=4'd0;
87
88
       end
        89
90
               second <= second - 1; // Dekrementuj drugi AN
91
92
93
        end
94
        else
                                  // U suprotnom prvi AN dekrementuj
         first <= first - 1;
95
96 end
```

Slika 13: Dekrementovanje

Na displeju se ispisuje reč FULL kada je parking pun, tj. kada broj slobodnih parking mesta dođe na nulu.

```
always @ (*)
 begin
   if(first==4'd0 & second==4'd0)
   begin
   case (count [N-1:N-2])
   2'b00 :
     sseg=4'd92 ;
                           // L
     an temp = 4'b1110;
    end
   2'b01:
    begin
     sseg=4'd92 ;
                           // L
     an temp = 4'b1101;
    end
   2'b10:
    begin
     sseg=4'd91;
                             // U
     an temp = 4'b1011;
    end
   2'b11:
    begin
     sseg=4'd90;
                            // F
     an temp = 4'b0111;
    end
  endcase
  end
```

Slika 14: Ispisivanje reči FULL na displeju

15

Pri ispisivanju koda stavili smo i da se prilikom dekrementovanja ne može otići ispod nule—odnosno reči FULL jer je tada parking pun i ne može se dekrementovati više.

```
else if (b1 & b2)begin
  if(first==4'd0 & second==4'd0)begin
      first<=4'd0;
      second<=4'd0;
  end</pre>
```

Slika 15: Donja granica prilikom dekrementovanja

Kada je prekidač "SW0" u normalnom položaju (ima vrednost logičke nule), dodatnim pritiskom tastera "BTN2" (ima vrednost logičke jedinice) broj na displeju se povećava za jedan (inkrementuje). Time smo postigli realnu simulaciju odlaska automobila sa parkinga i povećanja broja slobodnih parking mesta. Prilikom pisanja koda i za ovaj slučaj (inkrementovanje) smo postavili granice, odnosno da broj slobodnih parking mesta ni u kom slučaju ne može da pređe 50.

```
else if (b1 & ~b2) begin
     if(first==4'd0 & second==4'd5)begin
        first<=4'd0;
        second<=4'd5;
        third<=4'd0;
        fourth<=4'd0;
     else if (first==4'd92 & second==4'd92)begin
        first<=4'd1;
        second<=4'd0;
        third<=4'd0;
        fourth<=4'd0;
        end
     else if (first==4'd9) begin
              first <= 0;
              second <= second + 1;
     end
     else
       first <= first + 1;
end
```

Slika 16: Inkrementovanje

I na kraju smo prikazali simulaciju resetovanja broja slobodnih parking mesta na početku ili kraju radnog vremena parkinga na maksimalan broj, u našem slučaju 50. Prekidač "SW1" dovedemo u stanje logičke jedinice i u kombinaciji sa pritiskom na taster "BTN2" (kratkotrajno se dovodi u stanje logičke jedinice) omogućavamo resetovanje displeja na broj 50, koji se ispisuje na displej tek nakon što prekidač "SW1" vratimo u normalno stanje tj. u stanje logičke nule. Time smo postigli i realnu simulaciju resetovanja slobodnih parking mesta na maksimalan broj.

```
53 always @ (posedge bl)
54 begin
55 if(b3 & bl)begin // Vraca broj parking mesta na maksimum
56 first<=4'd0;
57 second<=4'd5;
58 third<=4'd0;
59 fourth<=4'd0;
60 end
```

Slika 17: Gornja granica prilikom inkrementovanja

Obzirom da se segmentni displeji pale naizmenično, kako bi se stekao utisak da displeji konstantno svetle, potrebno je odrediti određenu frekvenciju osvežavanja svakog displeja. Frekvencije od 1KHz do 60Hz omogućavaju osvežavanje displeja na svaku 1-16 milisekundu, a to ljudsko oko ne može da registruje. Frekvencija generisana u našem kodu je oko 800Hz i realizovana je korišćenjem 18-bitnog registra (brojača).

Slika 18: 18-bitni registar

```
else
 case (count[N-1:N-2])
 2'b00 :
  begin
   sseg = first;
   an_temp = 4'b1110;
 2'b01:
  begin
   sseg = second;
   an_temp = 4'b1101;
  end
 2'b10:
   sseg = third ;
   an temp = 4'b1011;
   end
 2'b11:
   sseg = fourth;
   an temp = 4'b0111;
  end
endcase
end
```

Slika 19: Naizmenično paljenje displeja

U ovom projektu je prikazana realna simulacija slobodnih parking mesta na nekom parkingu. Projekat je takođe primenljiv u praksi gde bi se umesto tastera i prekidača mogao koristiti senzor koji bi detektovao pomeranje rampe, ili kao implementacija u nekom programu koji bi smanjivao (povećavao) broj parking mesta na displeju prilikom svakog plaćenog (izdatog) računa.

### 6. LITERATURA

- 1. <a href="https://reference.digilentinc.com/reference/programmable-logic/nexys-2/reference-manual">https://reference.digilentinc.com/reference/programmable-logic/nexys-2/reference-manual</a>
- 2. <a href="http://store.digilentinc.com/nexys-2-spartan-3e-fpga-trainer-board-retired-see-nexys-4-ddr/">http://store.digilentinc.com/nexys-2-spartan-3e-fpga-trainer-board-retired-see-nexys-4-ddr/</a>
- 3. <a href="https://www.xilinx.com/products/silicon-devices/fpga/spartan-3.html">https://www.xilinx.com/products/silicon-devices/fpga/spartan-3.html</a>
- 4. <a href="http://hamsterworks.co.nz/mediawiki/index.php/Digilent\_Nexys2">http://hamsterworks.co.nz/mediawiki/index.php/Digilent\_Nexys2</a>
- 5. <a href="https://www.wikipedia.org/">https://www.wikipedia.org/</a>